我最近做的一款电路板需要用到10个时钟输入,之前的测试模块要么就是单片机自带的内部晶振,要么就是只接一个用于单片机的外部晶振,但是现在用单片机同时操作几个模块电路,每个模块电路都需要时钟输入,我查过相关资料,如果几个模块共用同一个晶振虽然没有干扰,但是一个晶振不能够同时驱动几个模块电路的,我后来也考虑过用时钟缓冲器件(例如Si5330)将一路时钟增益为几路分别供给每个模块用,甚至也考虑过用PPL将用于单片机的外部晶振进行分频分发给各个模块。在这里我就想问一下有没有做过一个板上有多个晶振(还是无源晶振)的朋友,我做的是低频板,如果我直接在一块板子上没有做任何隔离措施,是否多个晶振之间干扰会很大(我猜测低频电路应该不会有太大干扰)?还有如果干扰太大导致模块电路不能正常工作的话,我应该采取什么方式能够隔离各个模块所用的晶振造成的干扰呢?
分不够可以再加,(*^__^*) 嘻嘻……