请问一块电路板上晶振太多,会不会干扰很大啊?

我最近做的一款电路板需要用到10个时钟输入,之前的测试模块要么就是单片机自带的内部晶振,要么就是只接一个用于单片机的外部晶振,但是现在用单片机同时操作几个模块电路,每个模块电路都需要时钟输入,我查过相关资料,如果几个模块共用同一个晶振虽然没有干扰,但是一个晶振不能够同时驱动几个模块电路的,我后来也考虑过用时钟缓冲器件(例如Si5330)将一路时钟增益为几路分别供给每个模块用,甚至也考虑过用PPL将用于单片机的外部晶振进行分频分发给各个模块。在这里我就想问一下有没有做过一个板上有多个晶振(还是无源晶振)的朋友,我做的是低频板,如果我直接在一块板子上没有做任何隔离措施,是否多个晶振之间干扰会很大(我猜测低频电路应该不会有太大干扰)?还有如果干扰太大导致模块电路不能正常工作的话,我应该采取什么方式能够隔离各个模块所用的晶振造成的干扰呢?
分不够可以再加,(*^__^*) 嘻嘻……

我是做晶振这行的,目前最多的见过一个板子上用5颗的工控板子,没发现会有啥问题,你要是需要晶振的话可以135,1025,3227交流一下的。
温馨提示:答案为网友推荐,仅供参考
第1个回答  2015-10-24
没有多大的问题,这是正常现象。

实际上晶振除了用作振荡器的谐振网络外,还可以作为滤波器使用。
在电路板上看到的所谓晶振有时候是用在振荡电路中产生时钟频率,有时候却是作为滤波器使用。
因此在一个复杂的电路板上有多个“晶振”是正常的。
第2个回答  2014-03-24
晶振多不会有严重影响的。信号线尽量短些,晶振外壳接地
呵呵,分不用的。留着就行了
第3个回答  2014-03-24
没有多大的问题,但要注意以下几点:
1、晶振外壳要良好接地。
2、在布线时,晶振信号尽可能的短,各晶振的信号线不要互相平行走线,可考虑用两面PCB板 (或多层 PCB 板),也不能与电源线平行布线。
3、晶振周围如有大面积空白,可布polygon plane(网格)接地,这能有效吸收干扰。
4、布线时要考虑电源线的长短、粗细造成的电位差,合理按排好电源的走线与铜线的大小。本回答被提问者采纳
相似回答