设计一个全加器,要求用与或非门实现

如题所述

一位全加器的真值表,其中Ai为被加数,Bi为加数,相邻低位来的进位数为Ci-1,输出本位和为Si。向相邻高位进位数为Ci   

输入输出AiBiCi-1SiCi0000000110010100110110010101011100111111

一位全加器的表达式: 

Si=Ai⊕Bi⊕Ci-1 

Ci=AiBi+Ci-1Ai+Ci-1Bi

扩展资料:

非门是基本的逻辑门,因此在TTL和CMOS集成电路中都是可以使用的。标准的集成电路有74X04和CD4049。74X04TTL芯片有14个引脚,4049CMOS芯片有16个引脚,两种芯片都各有2个引脚用于电源供电/基准电压,12个引脚用于6个反相器的输入和输出(4049有2个引脚悬空)。

参考资料来源:百度百科-非门

温馨提示:答案为网友推荐,仅供参考
相似回答